Recherche avancée
Toutes les thèses
Thèses de doctorat
Thèses d'exercice (médecine, santé, pharmacie)
Toutes les thèses > Par auteur en fr
  • Nouveautés
  • Par date
  • Par auteur
Toutes les thèses  -> Auteurs
Auteurs > H > Hidri Syrine
Niveau supérieur
  • 1 ressource a été trouvée.
  |< << Page précédente 1 Page suivante >> >| documents par page
Tri :   Date Titre Auteur

Compact and wide-scanning connected-slot array for Ku/K/Ka band applications


Électronique / 12-09-2025
Hidri Syrine
Voir le résumé
Voir le résumé
Les applications émergentes, telles que les communications satellites en mouvement, stimulent le développement de réseaux d’antennes phasées à large balayage angulaire, capables de couvrir plusieurs bandes de fréquences via une seule ouverture rayonnante, jusqu’aux bandes millimétriques. Leur déploiement à grande échelle repose sur la mise au point de solutions à la fois robustes, économiques et compatibles avec les circuits intégrés (ICs). Au cours de la dernière décennie, plusieurs architectures ultra-large bande ont vu le jour, principalement autour des fréquences micro-ondes. Ces réseaux tirent parti du couplage mutuel entre éléments pour générer des distributions de courant stables en fréquence, tout en intégrant des superstrats pour améliorer la bande passante et les performances en balayage. Cette thèse propose une architecture compacte de réseau à fentes connectées, opérant dans les bandes Ku, K et Ka et dépointant jusqu’à ±60°. Un superstrat hybride à deux sections est placé au-dessus de l’antenne pour assurer l’adaptation d’impédance et améliorer la pureté de polarisation. La première section est un diélectrique artificiel formé de trois couches de patchs, dont deux reliées par interconnectées, la seconde étant une couche diélectrique isotrope. La structure se distingue par un nombre réduit de couches par rapport à l’état de l’art, sans recourir à des procédés de fabrications complexes. Sa périodicité réduite et sa compatibilité avec la fabrication PCB multicouches en font une solution adaptée à l’intégration avec les ICs. Plusieurs prototypes 8×8 ont été réalisés et caractérisées expérimentalement.

rss |< << Page précédente 1 Page suivante >> >| documents par page
© 2016  |  MENTIONS LEGALES  |  PLUS D'INFORMATION